Реферат: Семейство ARM9E
Технические характеристики приборов семейства ARM9E
Ядро CPU | Занимаемая площадь | Количество вентилей (тыс.) | Тактовая частота | Производительность, удельная |
ARM9E 5-уровневый конвейер, интерфейс Гарвардской шины, ARM RISC ядро с Thumb и EmbeddedICE, одноцикловый MAC 32x16 | 2, 7 мм2 при 0, 25 мкм | 75 | 160 МГц при CMOS 0, 25 мкм >200 МГц при CMOS 0, 18 мкм | 1, 1 MIPS/МГц 1, 1 MMAC/МГц |
(характеристики предварительные)
Макроядро | Ядро CPU | Наличие кэш | Количество вентилей (тыс.) | Тактовая частота | Производительность, удельная |
ARM946E кэшированное процессорное макроядро | ARM9E | 4 варианта емкости | 150 (без RAM) | 160 МГц при CMOS 0, 25 мкм >200 МГц при CMOS 0, 18 мкм | 1, 1 MIPS/МГц 1, 1 MMAC/МГц |
ARM966E процессорное макроядро с тесной связью с памятью | ARM9E | нет | 90 - 100 (без RAM) | 160 МГц при CMOS 0, 25 мкм >200 МГц при CMOS 0, 18 мкм | 1, 1 MIPS/МГц 1, 1 MMAC/МГц |
Первые реализации макроядер процессоров ARM946E и ARM966E поставляются как синтезируемый RTL код, обеспечивающий быстрый переход к технологиям с различными топологическими нормами и таким новым технологиям как кремний-на-изоляторе. Синтезируемый код позволяет также использовать стандартный поток проектирования ASIC, способствующий сокращению " времени выхода на рынок ".
Кремниевые партнеры фирмы ARM рассчитывают выпустить первые приборы на базе новых макроядер где-то в первом квартале 2000 года. В частности, в августе 1999 года первую лицензию на использование макроядер ARM946E и ARM966E приобрела фирма LSI Logic.