Дипломная работа: Анализ алгоритма работы специализированного вычислителя
2) шина адреса;
3) сигналы чтения;
4) сигнал записи;
5) сигналы управления режимом работы блока;
– от автомата перезаписи информации из буферной памяти в накопитель:
1) шина адреса;
2) сигнал чтения;
– из блока выходят сигналы:
1) шина данных для автомата перезаписи и микроконтроллера;
2) шина адреса для буферной памяти;
3) двунаправленная шина данных для буферной памяти;
4) сигналы управления буферной памятью.
2.1.4 Скоростная буферная память
Это обычная статическая память объёмом до 0,5 М со временем выборки до 25 нс и быстрее. Данный блок напрямую работает только с блоком обмена с буферной памятью (блок преобразования интерфейса).
У неё имеется стандартный интерфейс:
– шина адреса;
– двунаправленная шина данных,
и сигналы управления:
– чтение(OE);
– запись(WE);
– выбор кристалла (CS).
2.1.5 Блок согласования с микроконтроллером
Блок согласования с микроконтроллером необходим для согласования интерфейса микроконтроллера со всеми остальными функциональными узлами. Из управляющих сигналов микроконтроллера будут формироваться сигналы чтения и записи всех основных узлов. Так же данный блок осуществляет деление адресного пространства микроконтроллера.
Логические функции возложенные на блок:
– привязка сигналов интерфейса микроконтроллера к общей тактовой частоте;
– формирование логики работы двунаправленной шины данных микроконтроллера;
– согласование приема и передачи информации от микроконтроллера к внешним устройствам и обратно;
– формирование непрерывного адресного пространства, в котором будут находится все функциональные узлы.
Входные сигналы блока:
- шина адреса от микроконтроллера;
- двунаправленная шина данных от микроконтроллера;