Дипломная работа: Блок интерфейсных адаптеров

1.7 Порядок контроля и приемки

1.7.1 Для приемки работы на этапе проведения испытаний необходимо предоставить три образца блока интерфейсных адаптеров.

1.7.2 Испытания должны проводиться по программе и методике испытаний.

1.7.3 Для приемки предоставляются следующие документы:

¾ техническое задание;

¾ комплект конструкторской документации;

¾ ведомость покупных изделий;

¾ программа и методика испытаний;

¾ эксплуатационные документы;

¾ программа метрологической аттестации;

¾ методики проверки.

1.7.4 Приемочные испытания проводят разработчик, приемосдатчик, изготовитель.

1.7.5 В случае несоответствия основных параметров блока интерфейсных адаптеров, его отправляют в ремонт. После ремонта проводят проверку и настройку блока интерфейсных адаптеров.

1.7.6 Аттестацию опытного образца проводит разработчик с участием заказчика.

2 ЛИТЕРАТУРНО - ПАТЕНТНЫЙ ПОИСК

2.1 Патентный поиск

В данном разделе проводится патентный поиск на разрабатываемую конструкцию блока интерфейсных адаптеров глубиной 7 лет, начиная с 1997 года по странам СНГ и зарубежным странам, которые являются ведущими в области радиоэлектронной промышленности.

Автором [1] предлагается сетевой контроллер, содержащий линейный узел, преобразователь кода, входной регистр, узел проверки информации по паритету, выходной регистр, мультиплексор условий приема-передачи, блок микропрограммного управления приема-передачи, блок постоянной памяти микропрограмм приема-передачи, конвейерный регистр приема-передачи, тактовый генератор.

Рассматриваемое устройство отличается тем, что с целью повышения скорости передачи информации и расширения протокольных функций контроллера, в него введены регистр приема, регистр передачи, мультиплексор условий обработки, блок микропрограммного управления обработки, блок постоянной памяти микропрограмм обработки, конвейерный регистр обработки, блок постоянной памяти уставок, процессор, регистр адреса, блок буферной памяти приема-передачи.

В работе [2] рассматривается устройство передачи и приема информации, содержащее приемник и передатчик, к управляющему входу которого подключен первый выход блока управления, блок выделения синхроимпульсов и дешифратор адреса получателя, входы которых объединены и подключены к выходу приемника, а также блок памяти и блок буферной памяти.

Устройство отличается тем, что с целью повышения пропускной способности путем обеспечения приема и передачи информации в режимах коммутации каналов сообщений и пакетов, дешифратор начала канального интервала, дешифратор сигналов типа коммутации, последовательно соединенные счетчик, первый и второй регистры сдвига, элемент ИЛИ, счетчик канальных интервалов, регистр состояния источника и мультиплексор, регистр адреса источника подключены к выходу приемника, другой выход которого подключен к первому информационному входу передатчика.

В патенте [3] рассматривается устройство преобразования и коммутации сигналов. Предлагаемое устройство содержит группу каналов, каждый из которых содержит группу входных преобразователей кода, информационные входы которых являются входами устройства для подключения к входящим линиям связи, группу блоков фиксации времени, блок памяти адресов, информационные входы которого соединены с входом управления устройства, блок обслуживания трактов.

Отличительной особенностью является то, что с целью упрощения устройства, в него введены блок служебных сигналов, блок выдачи сигналов, регистр, блок преобразования сигналов, блок коммутации и счетчик записи.

Автором [4] рассматривается устройство для опроса информационных датчиков, содержащее генератор тактовых импульсов, n узлов опроса, каждый из которых содержит последовательно соединенные блок учета времени обработки информации, триггер, первый и второй элементы И, коммутационный элемент, ждущий мультивибратор.

Предлагаемое устройство отличается тем, что с целью увеличения числа опрашиваемых датчиков при сохранении достоверности передачи информации, введены последовательно соединенные второй триггер, первый вход которого соединен с выходом первого элемента ИЛИ, и элемент И, выход которого соединен со вторым входом первого ключа.

Устройство коммутации асинхронных разноскоростных дискретных сигналов, рассматриваемое в работе [5], содержит N регистров исходящих линий, первый выход каждого из которых через соответствующий из N блоков сравнения соединен с первым входом соответствующего из N триггеров, второй вход каждого из N блоков сравнения соединен с выходом соответствующего из N счетчиков, а также блок памяти адресов.

Отличительной особенностью устройства коммутации является то, что с целью исключения потерь информации при коммутации, введены блок памяти информации, блок записи, блок чтения, блок управления коэффициентом деления, блок синхронизации и блок блокировки.

В работе [6] предлагается система управления передачей данных. В системе циклический доступ к контрольным и управляющим терминалам, соединенным с главной панелью управления через линию связи и обладающими отдельными специфическими каналами, производится посредством сигнала передачи F, состоящего из стартового сигнала S, контрольного сигнала C, сигнала L управления и интервала T контрольного сигнала.

Система отличается тем, что к каждому терминалу подключены соответствующие переключатели. В случае изменения хотя бы одного из выходных сигналов переключателей формируются контрольные данные, после чего эти денные временно запоминаются. При совпадении посланного от панели сигнала С с местным каналом терминал посылает запомненные контрольные данные на панель.

К-во Просмотров: 472
Бесплатно скачать Дипломная работа: Блок интерфейсных адаптеров