Дипломная работа: Розробка алгоритму роботи спеціалізованого обчислювача
- формує сигнал закінчення сеансу обміну.
2.1.3 Блок обміну з буферною пам'яттю
Даний блок служить для перетворення інтерфейсу швидкісної буферної пам'яті й забезпечує три наступні режими роботи пам'яті:
- запис прийнятої інформації, що надходить від блоку обміну з послідовним портом у швидкісну буферну пам'ять;
- надання доступу мікроконтролеру до швидкісної буферної пам'яті;
- надання автомату перезапису доступу до швидкісної буферної пам'яті для зчитування отриманих даних.
У блок надходять сигнали:
- від блоку обміну по послідовному інтерфейсі:
1) шина адреси;
2) шина даних;
3) сигнал запису;
- від блоку обміну мікроконтролера:
1) вхідна шина даних;
2) шина адреси;
3) сигнали читання;
4) сигнал запису;
5) сигнали керування режимом роботи блоку;
- від автомата перезапису інформації з буферної пам'яті в накопичувач:
1) шина адреси;
2) сигнал читання;
- із блоку виходять сигнали:
1) шина даних для автомата перезапису й мікроконтролера;
2) шина адреси для буферної пам'яті;
3) двунаправлена шина даних для буферної пам'яті;
4) сигнали керування буферною пам'яттю.
2.1.4 Швидкісна буферна пам'ять
Це звичайна статична пам'ять об'ємом до 0,5 М згодом вибірки до 25 нс і швидше. Даний блок прямо працює тільки із блоком обміну з буферною пам'яттю (блок перетворення інтерфейсу).
У неї є стандартний інтерфейс:
- шина адреси;