Курсовая работа: Устройство цифровой фильтрации на основе микроконтроллера фирмы AVR ATmega16
· Прогрессивная RISC архитектура
1. 130 высокопроизводительных команд, большинство команд выполняется за один тактовый цикл,
2. 32 8-разрядных рабочих регистра общего назначения
Полностью статическая работа
3. Производительность приближается к 16 MIPS (при тактовой частоте 16 МГц)
4. Встроенный 2-цикловый перемножитель
· Энергонезависимая память программ и данных
1. 16 Кбайтвнутрисистемнопрограммируемой Flash памяти (In-System Self-Programmable Flash) :
-обеспечивает 1000 циклов стирания/записи
- дополнительный сектор загрузочных кодов с независимыми битами блокировки
- Внутрисистемное программирование встроенной программой загрузки
- Обеспечен режим одновременного чтения/записи (Read-While-Write)
2. 512 байт EEPROM:
- Обеспечивает 100000 циклов стирания/записи
3. 1 Кбайт встроенной SRAM
- Программируемая блокировка, обеспечивающая защиту программных средств пользователя
· Интерфейс JTAG (совместимый с IEEE 1149.1)
1. Возможность сканирования периферии, соответствующая стандарту JTAG
2. Расширенная поддержка встроенной отладки
3. Программирование через JTAG интерфейс: Flash, EEPROM памяти,перемычек и битов блокировки
· Встроенная периферия
1. Два 8-разрядных таймера/счетчика с отдельным предварительным делителем, один с режимом сравнения
2. Один 16-разрядный таймер/счетчик с отдельным предварительным делителем и режимами захвата и сравнения
3. Счетчик реального времени с отдельным генератором
4. Четыре канала PWM
5. 8-канальный 10-разрядный
6. Байт-ориентированный 2-проводный последовательный интерфейс
7. Программируемый последовательный USART
8. Последовательный интерфейс SPI (ведущий/ведомый)