Лабораторная работа: Интегральные логические элементы

Рис. 11. Схемы для экспериментального изучения передаточной и входной характеристик

Рис. 12. Схемы для снятия выходных характеристик


Измерить входной ток I 0 вх и I 1 вх при работе ЛЭ друг на друга. Для этого собрать схему измерения согласно рис. 11 (б). Для получения на выходе DD 2 низкого уровня – «0», вход ее необходимо подключить к высокому уровню – «I». Для обеспечения «I» – вход подключить к низкому уровню – «0».

– Исследование выходных характеристик

Собрать схему измерения согласно рис. 12а, подключив вход DD 1 к «0». Изменяя величину R н, регистрировать ток I 1 н = I 1 вх и U 1 н = U 1 вх

Внимание! Следите, чтобы выходной ток не превысил допустимый для данного типа ИМС. Данные свести в табл. 3.

Изменить схему, подключив вход ЛЭ к «I». В этом случае ток нагрузки «втекает» в ЛЭ. Изменяя напряжение делителя R 1, регистрировать I 0 н и U 0 вых . Данные свести в табл. 3.

Таблица 3

U 0 вых , В
I 0 н , мА

– Исследование ЛЭ с тремя состояниями выходной проводимости

Рис. 13. Схема исследования ЛЭ в третьем состоянии

Собрать схему (см. рис. 13). На вход ЛЭ DD 1 подать «1». На выходе элемента окажется низкий уровень напряжения, что и будет зафиксировано вольтметром. На вход DD 2 подать «0». Убедиться, что это не повлияло на состояние выхода DD 1. Подключить вход DD 2 к ‘1’. При этом на выходе инвертора будет низкий потенциал и он закроет транзистор VT 4 микросхемы DD 1. В результате оба выходных транзистора DD 1 окажутся закрытыми, что соответствует третьему состоянию с высоким выходным сопротивлением.

– Помехоустойчивость ТТЛ

Собрать схему согласно рис. 14. Постепенно увеличивая амплитуду импульсов на входе ЛЭ, отметить момент, когда на выходе появятся заметные помехи, составляющие 0,1 от полной амплитуды выходного напряжения. Измерить осциллографом амплитуду импульсов на входе.

Рис. 14. Схема для определения помехоустойчивости ЛЭ ТТЛ

Рис. 15. Схемы формирователей и генераторов на ТТЛ элементах. Сопротивление R I может отсутствовать, сопротивление R 2 выбирать в пределах к2 – 4к

– Исследование комбинационной схемы

– Проверить соответствие таблице истинности преобразований, представленных на рис. 5. Для этого подавать на вход ЛЭ уровни «О» и «I», отмечая результат на выходе.

– Собрать спроектированную комбинационную схему и убедиться в правильности ее функционирования. Входные сигналы Х и Т взять с регистра кодов. Выход контролируется с помощью лампочки индикации.

– Формирователи на ЛЭ

Собрать одну из схем формирователей на ЛЭ ТТЛ и убедиться в ее работоспособности с помощью осциллографа (рис. 15). Запускающие импульсы и перепады напряжения взять с соответствующих выходов, расположенных на наборном поле.

Подать на один вход схемы И-НЕ импульс с ГИ, а на другой – импульс со спроектированного формирователя (оба импульса должны быть положительной полярности). Сравнить длительность импульса на выходе ЛЭ с длительностями на входе. Изобразить осциллограммы, объяснить результат.


7. Обработка результатов измерений

7.1 По результатам измерений построить графики передаточной U вых = F ( U вх ) , входной I вх = F ( U вх ) и выходной U вых = F ( I вых ) характеристик. Из графиков определить пороговое напряжение, входное сопротивление для низкого и высокого уровня напряжения на входе (0,4 и 2,4 В), а также выходное сопротивление при низком и высоком уровнях напряжения на выходе:

R вых = ∆ U вых / ∆I н (U вх ).

По полученным результатам вычислить коэффициент объединения по входу и нагрузочную способность рассмотренного ЛЭ.

К-во Просмотров: 662
Бесплатно скачать Лабораторная работа: Интегральные логические элементы