Реферат: Курсовая по микропроцессорам
Выходные ПУ построены на ОУ DA1.1, DA1.2, DA2.1 включены по схеме компаратора с напряжением сравнения, формируемом на резистивных делителях R15R16, R18R19, R21R22, равным примерно 2,5В. резисторы R17, R20, R23 применены для защиты выходов ОУ от КЗ.
3) Оперативное запоминающее устройство.
|
Адресные входы ОЗУ DD10 подключены к шине адреса А7…А0 (порт А МК), входы/выходы данных DD10 подключены к шине данных D7…D0 (порт С). Всегда, кроме времени обращения МК к ОЗУ, сигналы RD/WR, подключенный к соответствующему входу DD10 (линия РВ2) и RAM, подключенный к входам «выбора ИС» (СЕ) и «разрешения выходов» (ОЕ) (линия РВ1) должны находиться в состоянии логической «1», т.е. выходы DD10 отключены от шины данных.
|
Циклы обращения к ОЗУ представлены на рисунке 3.
4) Цифроаналоговый преобразователь (ЦАП).
Блок ЦАП состоит непосредственно из самой ИС ЦАП DD12 с выходным ОУ DA3.2 и схемы формирования опорного напряжения. Схема формирования опорного напряжения состоит из параметрического стабилизатора R3VD1 с напряжением стабилизации 10В и масштабирующего усилителя на ОУ DA3.1 и R31…R33, с помощью подстроечного резистора R32 опорное напряжение должно регулироваться в пределах от –5В до минимального выходного напряжения ОУ –13В. Резистор R34 предназначен для защиты ОУ DA3.2 от КЗ.
Необходимо отметить, что т.к. на два младших разряда ЦАП всегда подан низкий уровень, то на выходе ЦАП максимальное напряжение не будет достигать опорного напряжения.
Запись цифрового кода во внутренний регистр DD12 происходит следующим образом:
МК выставляет на шину данных D7…D0 (PC7…PC0) младший байт кода, затем выставляются два старших разряда кода на D9, D8 (PB7, PB6) и одновременно сигнал D/A (PB3) переводится в высокий уровень, на выходе ЦАП появляется аналоговый сигнал соответствующий цифровому коду, чтобы «защелкнуть» код во входном регистре DD12 необходимо перевести сигнал D/A в низкий уровень, не изменяя сигналы на D8, D9.
Следует заметить, что во время обращения к ЦАП до «защелкивания» данных необходимо запрещать внешние прерывания, т.к. для регистра выходов RS-232 также используются линии D8, D9.
5) Выходные дискретные сигналы.
Выходные дискретные сигналы записываются в регистры DD13, DD14 следующим образом:
МК выставляет необходимые данные на линии D7…D0 (порт С), а затем на линии D8, D9 (PB6, PB7) и одновременно уровень логического «0» на линию OUT (PB4), после этого не изменяя данных, сигнал OUT переводится в логическую «1». Также как в случае с ЦАП необходимо запрещать внешние прерывания до перехода OUT в высокий уровень.
Выходы регистров DD13, DD14 являются выходными дискретными сигналами ТТЛ, т.к. выходные уровни КМОП 5В согласуются с входными уровнями ТТЛ, а выходной ток ИС серии КР1554 достаточно велик (до 20мА).
5. Литература.
1. Микросхемы для бытовой радиоаппаратуры. Справочник. Новаченко И.В. и др. – М.: Радио и связь, 1989г.
2. Интегральные микросхемы: Микросхемы для аналого-цифрового преобразования и средств мультимедиа. Выпуск 1. – М.: ДОДЭКА, 1996г.
3. Проектирование импульсных и цифровых устройств радиотехнических систем. Под ред. Казаринова Ю.М. – М.: Высшая школа, 1985г.
4. Потемкин И.С. функциональные узлы цифровой автоматики. – М.: Энергоатомиздат, 1988г.
5. Зельдин Е.А. цифровые интегральные микросхемы в информационно-измерительной аппаратуре. – Л.: Энергоатомиздат, 1986г.
6. Пухальский Г.И., Новосельцева Т.Я. Проектирование дискретных устройств на интегральных микросхемах. Справочник. – М.: Радио и связь, 1990г.
7. Уильямс Г.Б. Отладка микропроцессорных систем. – М.: Энергоатомиздат, 1988г.
8. Шило В.Л. Популярные цифровые микросхемы. Справочник. – М.: Радио и связь, 1988г.
9. Цифровые интегральные микросхемы. Справочник. Мальцев П.П. и др. – М.: Радио и связь, 1994г.
10. Логические интегральные схемы КР1553, КР1554. Справочник. – ТОО «БИНОМ», 1993г.
11. Аванесян Г.Р., Левшин В.П. Интегральные микросхемы ТТЛ, ТТЛШ. Справочник. - М.: Машиностроение, 1993г.