Реферат: Линейное оборудование синхронной цифровой иерархии SL16

F(OT) Интерфейс подключения рабочего терминала

MCF Плата обслуживания передачи сообщений

Qx, QD2 Интерфейсы подключения системы управления сетью

SLR синхронный линейный регенератор

SLT Синхронный линейный терминал

ZK11 Плата Z каналов 1 F1

ZUW Центральная плата контроля


Рис.1.5-1 Системы контроля и линейные интерфейсы

линейного оборудования SL16


9

42022-L3021-H1-1-7618


Принципы передачи и структура сигналов


Описание сигналов синхронной цифровой иерархии

Формирование и обработка сигналов аппаратурой СЦИ осуществляется в соответствии с требованиями Рекомендаций G.707 ѕ G.709, G.781 ѕ G.784, G.957 и G.958 МСЭ-Т.

СЦИ представляет собой иерархически организованный ряд транспортных структур, соответствующих стандартам и предназначенных для передачи полезного сигнала в сетях связи.

Электрические и оптические сигналы

Большая часть устройств осуществляет мультиплексирование и обработку информации, представленной в электрической форме, поэтому почти все внутренние интерфейсы аппаратуры являются электрическими за исключением оптических усилителей и предусилителей, осуществляющих усиление оптических сигналов и имеющих оптические интерфейсы.

Для подключения внешних сигналов STM-1 (F2) существуют как оптический, так и электрический интерфейсы. Электрические сигналы представлены в коде CMI в соответствии с рекомендацией G.703 МСЭ-Т, оптические сигналы представлены в двоичном коде (NRZ) в соответствии с Рекомендацией G.957 МСЭ-Т.

Линейные интерфейсные сигналы со стороны F1 (STM-4 для SL4 или STM-16 для SL16) являются оптическими.


Структура цикла

На рис. 2.1.2-1 представлена цикловая структура сигнала STM-1. Из рисунка следует, что цикл состоит из 9 рядов по 270 байтов в каждом ряду. Каждый байт состоит из 8 битов.

Частота повторения циклов (8 кГц) соответствует скорости передачи 64 кбит/с одного цифрового канала.

Первые девять байтов каждого цикла, за исключением ряда 4, содержат секционный загаловок. Первые девять байтов четвертого ряда содержат указатель AU (адрес полезного сигнала).

Поле, представленное на рис. 2.1.2-1 и состоящее из 261 х 9 байтов полезного сигнала (информационная часть STM-1), известно как виртуальный контейнер (VC) и состоит из двух частей: реального передаваемого полезного сигнала, имеющего название контейнер (С), и стоящего пред ним трактового заголовка (POH), содержащего информацию о маршруте передачи сигнала.

Виртуальный контейнер не имеет жесткой привязки к циклу и может свободно перемещаться в пределах области цикла, отведенной для информационного сигнала. Указатель определяет положение первого байта виртуального контейнера (это всегда первый байт маршрутного заголовка). Это позволяет мультиплексору, принимающему сигнал, согласовать фазу цикла STM-1 сигнала. Хотя МСЭ-Т предусмотрел в указателе 3 дополнительных байта для адреса начала виртуального контйнера, фаза сигналов, поступающих в мультиплексор, может изменяться, поэтому должна быть выполнена дополнительная подстройка фазы по 3 байтам (подробности этого процесса приведены в разделах 2.1.5 и 2.1.6).

Поле размером 261Х9 байтов, образующее виртуальный контейнер (VC), и указатель (первые девять байтов четвертого ряда цикла) вместе составляют группу административных блоков (AUG), состоящую из отдельных административных блоков (AU). Если используется только административный блок AU-4, то он один составляет административную группу AUG, т.е. AUG и AU-4 эквивалентны (см. раздел 2.1.3).

МСЭ-Т предусматривает существование различных структур контейнеров (C), виртуальных контейнеров (VC) и административных блоков, из которых в оборудовании SL используются только C-4 , VC-4 и AU-4.

На рис. 2.1.2-2 и 2.1.7-1 показано соответствие составляющих цикла и его структура.



Рис. 2.1.2-1 Структура цикла сигнала STM-1.

Рис. 2.1.2-2 Описание терминов.


Принципы мультиплексирования

Мультиплексный сигнал STM-N состоит из N сигналов AUG, аналогичных используемым в STM-1 (AU), и блока из 8 х N х 9 байтов секционного заголовка (SOH) (см. рис. 2.1.3-1). Он формируется путем чередования байтов N сигналов AUG. В результате образуется сигнал со скоростью передачи в N раз большей, чем STM-1, и с постоянным периодом цикла (125 мкс). В этом мультиплексном сигнале

К-во Просмотров: 475
Бесплатно скачать Реферат: Линейное оборудование синхронной цифровой иерархии SL16