Реферат: Синтез логической ячейки ТТЛШ
VIN1 1 0 pulse(0 5 0.01us 0 0 0.03us 0.2us)
VIN2 2 0 5
VCC 11 0 5
.DC vin1 0 5 0.01
.tran 0.001us 0.07us
.probe
.END
Рисунок 3 - Определение пороговых напряжений
Из графика видно, что U0 пор =0,798 В и U1 пор =1,08 В.
Рисунок 4 - Передаточная характеристика базового логического элемента 2И-НЕ
Рисунок 5 - ВАХ на входе логического элемента
Найдены значения I0 =0.22 мА и I1 =0.026 мкА.
Рисунок 6- Мощность потребляемая логическим элементом
Из графика видно, что Р0 =3.45 мВт и Р1 =1.12 мВт.
Отсюда находим среднюю мощность:
Рср =( Р0 + Р1 )/2=(3.45+1.12)/2=2.285 мВт
Из рисунка 7 находим t10 =3.39 нсек и t01 =3.44 нсек.
Находим общее время задержки:
tз =( t10 + t01 )/2=(3.39+3.44)/2=3.415 нсек