Реферат: Специализированные модели управления (СМУ) систем технического зрения
Определим внутренние запоминающие элементы: регистры Xц , Yц и Xт , Yт ¾ для хранения координат соответственно центра и точек области U; X’т Y’т ¾ для хранения текущих координат точек "окна" вычисления функции R; AC¾ для формирования текущего значения функции R; Rmin ¾ регистр минимального значения функции корреляции; m, n¾ для хранения размеров "окна"; r, p¾ для хранения размеров области U; Q¾ рабочий регистр; счётчики k, l¾ для организации циклов сканирования области U; i, j¾ для организации циклов сканирования "окна" вычисления функции R.
Так как m = n и r = p, то необходимо иметь только по одному регистру (m и r).
Определим разрядность регистров.
Все регистры координат имеют одну разрядность, определяемую как . В данном случае разрядность должна быть равна 7. Так как организация микросхем такова, что разрядность кратна 2, выбираем разрядность регистров Xц , Yц , Xт , Yт , X’т , Y’т равной 8.
Разрядность АС, Rmin определяется максимально возможным значением функции корреляции. Максимальное значение получается, если яркости всех точек в "окне" исходного изображения максимальны ( - 1), а яркости всех точек эталонов - минимальны (0).
В этом случае максимальное значение равно .
Следовательно, необходимо иметь 14 разрядов. Принимаем разрядность регистров АС и Rmin равной 1 Разрядность регистра Q может быть равна 8.
Количество разрядов регистров m, r и счётчиков k, l и i, j равно соответственно и , т. е. четырём и трём.
Шина A1 формируется из выходов регистров X’т и Y’т , а шина A2 ¾ из i и j. Алгоритм функционирования ВУ показан на рис. 2.
В зависимости от требований к аппаратурным затратам и быстродействию данный алгоритм может быть реализован различными способами. По аппаратурным затратам самой экономичной является реализация, при которой все операции над регистрами выполняются на одном блоке обработки.
Однако при этом все операции выполняются последовательно и значит, быстродействие самое низкое.
Самой быстродействующей является реализация, при которой все возможные для совмещения операции выполняются на своих блоках обработки.
Исходя из алгоритма, можно выделить следующие параллельно работающие блоки:
-арифметический (АР);
-формирование координаты Х адреса (АХ);
-формирование координаты Y адреса (AY);
-счётчиков (СК);
-управления (БУ).
Блоки АР, АХ, AY, СК образуют операционный блок. Структурная схема для такого разделения изображена на рис. 3.
Арифметический блок выполняет микрокоманды Y3 , Y10 , Y14 , Y15 , Y29 , Y21 .
Блок формирования координаты АХ выполняют микрокоманды Y1 , Y4 , Y8 , Y16 , Y19 , Y30 ,Y23 , Y25 .
Блок формирования координаты AY аналогичен блоку АХ и служит для выполнения микрокоманд Y2 , Y5 , Y9 , Y18 , Y22 , Y2
Блок счётчиков служит для организации циклов и выполняет микрокоманды Y6 , Y7 , Y11 , Y12 , Y17 , Y20 , Y24 , Y27 .
Блок управления предназначен для формирования управляющих сигналов аi , подаваемых на все блоки, для организации условных и безусловных переходов. Условные переходы производятся по сигналам: внешних условий (Х1 ), арифметического блока (Х2 ), с блока счётчиков (Х3 - Х6 ).
Рисунок 2 ¾ Алгоритм функционирования ВУ
Рисунок 2 ¾ Окончание рисунка
Рисунок 3 ¾ Структурная схема оптимальной реализации