Реферат: Thumb-ориентированное ядро ARM7TDMI и его развитие

1, 0 мм2 при 0, 25мкм

2, 1 мм2 при 0, 35 мкм

4, 8 мм2 при 0, 6 мкм

Пиковое: 1, 2

Среднее: 0, 6

Idle: < 100 мкВт, при 3, 3 В, CMOS 0, 35 мкм

66 МГц при нормах 0, 35 µ м, CMOS 0, 9 MIPS/MHz 59 MIPS при 66 МГц N/A N/A N/A

ARM710T

Кэшированное процессорное макроядро

5, 8 мм2 при 0, 25 мкм

11, 7 мм2 при 0, 35 мкм

Пиковое: 3, 6

Среднее: 1, 8

Idle: < 100 мкВт при включенном кэш, 3, 3 В, 0, 35мкм CMOS

59 МГц при нормах 0, 35мкм CMOS 53 MIPS при 59МГц ARM7TDMI 8 Кбайт единый кэш MMU с полной поддержкой виртуальной памяти

ARM740T

Кэшированное процессорное макроядро

4, 9 мм2 при 0, 25 мкм

9, 8 мм2 при 0, 35 мкм

Пиковое: 3, 5

Среднее: 1, 6

Idle: <100 мкВт при включенном кэш, 3, 3 В, 0, 35мкм CMOS

59 МГц при нормах 0, 35мкм CMOS 53 MIPS при 59МГц ARM7TDMI 8 Кбайт единый кэш Простая Конфигурация Памяти и Защиты

ARM720T

Кэшированное процессорное макроядро с MMU для WindowsCE

5, 8 мм2 при 0, 25мкм

11, 7 мм2 при 0, 35 мкм

Пиковое: 3, 6

Среднее: 1, 8

Idle: < 100 мкВт при включенном кэш, 3, 3 В, 0, 35мкм CMOS

59 МГц при нормах 0, 35мкм 53 MIPS при 59МГц ARM7TDMI 8 Кбайт единый кэш MMU с полной поддержкой виртуальной памяти и быстрого контекстного переключения

Необходимо отметить, что указанные в таблице характеристики (тактовая частота, производительность, потребление, площадь, занимаемая на кристалле) представлены приведенными к CMOS технологии с топологическими нормами 0, 35 мкм. Масштабирование топологии к меньшим топологическим нормам приведет к росту и тактовой частоты и производительности при соответствующем уменьшении занимаемой на кристалле площади напряжения питания и потребления. Так фирма TI, использующая в ряде своих разработок ядро ARM7TDMI, при CMOS технологии GS20 с топологическими нормами 0, 18 мкм получила тактовую частоту свыше 80 МГц, и готова использовать его в CMOS технологии GS30 с топологическими нормами 0, 15 мкм.

При разработке этих макроядер фирма ARM ориентировалась на конкретные области применения, где особенности каждого макроядра позволят реализовать дополнительные возможности без существенного прироста стоимости. Добавление к макроядрам встроенного кэш позволяет минимизировать время доступа к внешней памяти и, сохраняя максимальную производительность, позволяет использовать недорогие RAM. Становится возможным использование системной шины и внешней памяти с быстродействием более низким, чем быстродействие процессора и, следовательно, уменьшить потребление. Широкая полоса частот системной шины может быть также использована и для увеличения полной производительности системы - высвобожденную полосу частот могут использовать другие периферийные устройства, обеспечивая высокую пропускную способность данных в устройствах типа MPEG декодеров цифровых TV приставок.

К-во Просмотров: 122
Бесплатно скачать Реферат: Thumb-ориентированное ядро ARM7TDMI и его развитие