Реферат: Виды триггеров
В схемотехническом плане рассматриваемые триггеры выполняются по способу Master-Slave (сокращенно M-S). В соответствии с этим способом триггеры реализуются на двух тактируемых триггерах — основном М и вспомогательном S по схеме, показанной на рис. 3, где в качестве основных всегда используются триггеры требуемого функционального типа, а в качестве вспомогательных — триггеры CL RS- или CL D-типа.
В практике проектирования триггерных устройств встречается большое многообразие схемотехнических вариантов их построения, которые отличаются лишь организацией узла блокировки. Очевидно, что такое многообразие триггеров, выполненных одним и тем же способом, требует введения дополнительной классификации, присваивающей определенное название триггеру. Названия триггерам даются по схемному решению узла блокировки. Например, если узел блокировки выполняется на одном инверторе, то триггер будет называться M-S-триггером с блокирующим инвертором.
Кроме M-S-триггеров с блокирующим инвертором широко применяются следующие разновидности триггеров:
· M-S-триггеры с двумя блокирующими инверторами;
· M-S-триггеры с внутренними запрещающими связями;
· M-S-триггеры с разнополярным тактированием;
· M-S-триггеры с коммутирующими транзисторами.
Возможны и другие схемотехнические решения узла блокировки. Однако все они имеют одну и ту же цель — разрешить передачу информации из триггера М в триггер S во время отсутствия ТИ и запретить, то есть блокировать передачу состояния триггера М в триггер S при действии ТИ. При этом для надежной работы устройства необходимо, чтобы процесс записи и блокировки передачи информации между триггерами происходил в последовательности, показанной на рис. 3, в:
1. в момент t1 осуществляется запрет (блокировка) на передачу информации из триггера M в триггер S;
2. в момент t2 разрешается запись информации в триггер M;
3. в момент t3 осуществляется запрет на прием информации в триггер M;
4. в момент t4 разрешается передача состояния из триггера М в триггер S.
Другими словами, для надежности работы триггера необходимо опережающее действие блокировки над процессом записи информации. Каждый из перечисленных выше M-S-триггеров, построенных тем или иным схемотехническим приемом, имеет определенные преимущества перед другими, а такие триггеры как , , , типов являются основными триггерами цифровых систем.
M - S -триггеры с блокирующим инвертором
Особенность построения таких устройств заключается в том, что в тактовую цепь между основным и вспомогательным триггерами включается инвертор, обеспечивающий блокировку передачи состояния триггера M в триггер S во время действия ТИ. Принцип работы рассмотрим на примере триггера, выполненного на элементах И-ИЛИ-НЕ (рис. 4).
В исходном положении (ТИ=0) основной и вспомогательный триггеры находятся в одинаковом состоянии, поскольку на выходе элемента В5 действует уровень 1, разрешающий передачу информации из триггера М в S. Допустим, что начальное состояние триггера соответствует 0 (Q=0), а на его входы поданы сигналы S=1 и R=0. При поступлении тактирующего сигнала (С=1) основной триггер по входу S установится в состояние 1 (Q`=1), а вспомогательный за счет действия уровня 0 на выходе инвертора В5 останется в начальном состоянии 0 (Q=0). После окончания ТИ (С=0) на выходе инвертора В5 сформируется уровень 1 и вспомогательный триггер примет состояние основного.
|
|
С учетом задержки инвертора информация на выходах и сформируется через интервал времени после окончания ТИ, то есть τt — это задержка формирования информации на выходах триггера и . Чтобы установить триггер в 0 (Q=0), на его входы необходимо подать комбинацию сигналов S=0 и R=1. Одновременная подача сигналов S=R=1 во время действия ТИ для триггера (рис. 4) недопустима, поскольку триггер устанавливается в неопределенное состояние после окончания ТИ. Для такого составного триггерного устройства (СТУ), как и для простых тактируемых триггеров, необходимо учитывать, что смена информации на входах будет фиксироваться триггером М и, следовательно, после окончания ТИ отразится и на выходах вспомогательного триггера (на рис. 4,в в момент t0 на вход S поступил сигнал помехи и в момент t1 эта помеха зафиксировалась на выходе триггера).
В схеме триггера на рис. 4,а возможны состязания, что является одним из недостатков такой организации блокировки. В данном случае элемент В5 состязается с элементами И-ИЛИ-НЕ основного триггера.
Наличие состязаний является следствием невыполнения пункта 1) — условий надежной работы М-S триггера («в момент t1 осуществляется запрет (блокировка) на передачу информации из триггера М в триггер S»). Следовательно, чтобы убедиться в функциональной надежности триггера, надо выяснить при каких условиях состязания становятся опасными. Поскольку переключение триггера М из состояния 0 (Q=0) в 1(Q=1) и наоборот всегда осуществляется через переходное состояние ==0, то схема триггера (рис. 4, а) будет функционально надежна, если выполняется условие
,
где — средняя минимальная задержка переключения элементов И-ИЛИ-НЕ триггера М. Иначе говоря, уровень 0 на выходе блокирующего инвертора должен сформироваться раньше, чем триггер М переключиться в инверсное состояние. В противном случае во время действия ТИ может произойти смена состояния во вспомогательном триггере S, что недопустимо, так как устройство должно работать в режиме триггера. Пользуясь понятием относительной длины состязающих цепей ∆, можно записать, что RS-триггер будет функционально надежен, если .
При наличии в составе ИМС группы элементов, отличающихся различным быстродействием, для которых известны значения величин τmax и τmin , выполнение данного условия не представляет каких-либо трудностей. Но если значения задержек элементов неизвестны, схему триггера на рис. 4, а желательно не применять.
Важной особенностью триггеров, выполненных по способу М-S, является то, что они могут быть легко преобразованы в другие типы триггеров, в частности , типов.
Преобразование триггера в счетный триггер (его обозначение показано на рис. 4,г) осуществляется коммутацией выходов и триггера к его входам R и S соответственно (на рис. 4,а эта коммутация показана штриховыми линиями).
Для получения триггера достаточно к T-триггеру, полученному на основе триггера, добавить два информационных входа J и K, как это показано на рис. 4, а штриховыми линиями. Если в этом триггере объединить входы J и K и на этот объединенный вход подать сигнал с уровнем 1, то он будет работать в режиме счетного триггера.
Общим недостатком триггеров, построенных по способу M-S с блокирующим инвертором, следует считать наличие явлений состязаний.
К достоинствам таких триггеров можно отнести небольшое число элементов (при выполнении триггеров на элементах И-ИЛИ-НЕ) и, как следствие этого, достаточно высокое быстродействие и малое число переключаемых за период элементов.
М- S -триггеры с запрещающими связями
Блокировка передачи состояния из триггера М в триггер S во время действия ТИ в данных триггерах осуществляется за счет дополнительных блокирующих связей с выходов вентилей триггера М. Принцип работы таких устройств рассмотрим на примере триггера, схема которого приведена на рис. 5.
В отсутствие ТИ (С=0) на выходах вентилей В1 и В2 уровни 1 и, следовательно, разрешается передача состояния из триггера М в S. При поступлении ТИ (С=1) на выходах вентилей В1 (при S=1 и R=0) или В2 (при S=0 и R=1) формируется уровень 0, запрещающий передачу состояния М в S и устанавливающий триггер М в состояние 1 (Q`=0) или 0 (Q`=0).