Курсовая работа: Микропроцессорная система на базе комплекта КР580
09h
AFh
FFh
Следующим этапом следует расчет и построение дешифрации адресов устройств ввода-вывода.
Таблица 15. Расчет адресов памяти
А15 | А14 | А13 | А12 | А11 | А10 | А9 | А8 | А7 | А6 | А5 | А4 | А3 | А2 | А1 | А0 | ||
ВН59 | 00h | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |
01h | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 1 | |
ВИ53 | 02h | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 1 | 0 |
03h | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 1 | 1 | |
ВВ51 | 04h | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 1 | 0 | 0 |
05h | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 1 | 0 | 1 | |
ВВ79 | 06h | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 1 | 1 | 0 |
07h | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 1 | 1 | 1 | |
Не исп. | 08h | ||||||||||||||||
FFh |
2.4 Построение схем дешифрации адресов устройств ввода-вывода
Схема 8. Построение функции для ВВ51
Схема 9. Построение функции для ВИ53
Схема 10. Построение функции для ВН59
Схема 11. Построение функции для ВВ79
В качестве анализа четырех старших разрядов шины адреса можно использовать дешифратор двоично-десятичный, который получив двоичный код на входе активирует выход с соответствующим номером.
Выходы дешифратора для каждой микросхемы объединяем функцией И.
Схема 12. Построение с помощью дешифратора.
3. Структурная схема.
Таблица 16. Перечень элементов структурной схемы
№ п/п | Обозначение | Тип элемента | Тип микросхемы |
1 | ТГ | Генератор тактовых импульсов | КР580ГФ24 |
2 | ЦП | Центральный процессор | КР580ВМ80 |
3 | ДША | Дешифратор адреса | |
4 | ОЗУ | Оперативное запоминающее устройство | К537РУ17 |
5 | ПЗУ | Постоянное запоминающее устройство | К573РФ6 |
6 | СК | Системный контроллер | КР580ВК28 |
7 | ПКП | Программируемый контроллер прерывания | КР580ВН59 |
8 | ПИ | Программируемый последовательный интерфейс | КР580ВВ51 |
9 | ТП | Таймер | КР580ВН53 |
10 | ККД | Контроллер клавиатуры и дисплея | КР580ВВ79 |
11 | ДС | Схема управления дисплеем | К514ИД2 |
Структурная схема определяет основной состав изделия, его назначение и взаимосвязь.
Тактовый генератор (ТГ) формирует сигнал системного сброса RESET для установки ЦП и других устройств в начальное состояние, а так же импульсы для синхронизации работы устройств. Своими сигналами генератора тактовых импульсов обеспечивает требуемую последовательность работы всех устройств микропроцессорной системы.
Микропроцессор формирует адресную шину ША мультиплексированную шину данных ШД с шиной управления ШУ. Для увеличения нагрузочной способности шины адреса используется буферный регистр.
Демультиплексирование осуществляет системный контроллер СК, формируя на своих выходах шину данных ШД и управляющие сигналы.
Выборку микросхем памяти ОЗУ и ПЗУ, в зависимости от состояния адресных линий ША, осуществляет дешифратор ДС.