Реферат: Коммутатор цифровых каналов системы передачи
5,598,401 Приборы и метод для цифрового устройства передачи данных, функционирующего в аналоговом режиме
5,592,607 Интерактивный метод и система для создания адресной информации, использующей указанные пользователем зоны адреса
Резюме Перебора
communication: 12683 слова в 6493 патентах.
E1: 193 слова в 127 патентах.
(communication AND E1): 13 патентов.
Время Перебора: 0.36 секунд.
На основе результатов перебора для рассмотрения были выбраны следующие патенты: 5,724,610 5,708,660 5,701,465 5,692,038 5,671,251 5,654,815 5,598,401 5,592,607. Ни один из них не является патентом на подобную коммутационную БИС, более подробно каждый из выбранных патентов рассмотрен далее. Следовательно проектируемая БИС обладает патентной чистотой и является потенциально перспективной для производства.
Патент, Соединенные штаты
№ 5,724,610
Март 3, 1998
Селекторные подсистемы CDMA системы, использующей пару первых процессоров для выбора каналов CDMA, связывающие подсистему и центр обслуживания подвижных абонентов
Изобретатели: Han; Jin Soo (Daejeon, KR); Cheong; Yoon Chae (Kyoungki-do, KR).
Представитель: Hyundai Electronics Industries Co., Ltd. (Kyoungki-do, KR).
Приложение №: 478,030
Зарегистрировано: 7.06.1995
Основной Ревизор: Lee; Thomas C.
Помощник Ревизора: Luu; Le Hien
Поверенный, Агент или Фирма: Merchant, Gould, Smith, Edell, Welter & Schmidt
Краткое содержание
Селекторная подсистема банка коллективного доступа с кодовым разделением. В систему включены два блока: блок SBSC и блок S/V. Блок ONE SBSC разработан, чтобы управлять двенадцатью S/V направлениями, чтобы обеспечить 96 каналов движения за SBS, и таким образом, одно S/V правление обеспечивает восемь каналов связи. Селекторная подсистема банка (SBS) коллективного доступа с кодовым разделением (CDMA) система, включает: блок SBS, блок SBS, состоящий из пары первых процессоров для управления движением фрейма CDMA и связывает подсистему (CIS), выбирая канал между CIS и центром обслуживания (MSC); двухпортовая оперативная память (DRAM) служит для хранения фрейма и управления первым процессором, а также управлением прямого доступа в память (DMAC); второй процессор служит для управления DMAC; E1 сопрягают блок данных фрейма с MSC, получая синхронизм из TFU CPS приемника; и блок S/V, связываемый между DRAM и E1 сопрягает как множество продолжений форм карты, и для получения фрейма движения к блоку интерфейса E1 после DSP. Следовательно, массовое производство модуля, имеющего конкурентоспособность, избегает сложного строения оборудования и уменьшает возможность конфликта между сигналами управлениями.
Патент, Соединенные штаты
№ 5,708,660
Январь 13, 1998
Соглашения для принятия и отправления пакетов сообщения с оборудованием связи ATM
Изобретатели: Riedel; Michael (Dresden, DE).
Представитель: Siemens Aktiengesellschaft (Munich, DE).
Приложение №: 610,366
Зарегистрировано: 4.03.1996