Реферат: Обзор архитектуры процессоров Intel
Invalid.
M-state – строка присутствует только в одном кэше и она модифицирована. Доступ к
этой строке возможен без регенерации внешнего цикла (по отношению к локальной
шине).
E-state - строка присутствует только в одном кэше, но она не модифицирована.
Доступ к этой строке возможен без регенерации внешнего цикла. При записи в неё
она перейдёт в состояние “M”.
S-state – строка может присутствовать в нескольких кэшах. Её чтение возможно без
регенерации внешнего цикла, а запись в неё должна сопровождаться сквозной
записью в ОЗУ, что повлечёт за собой аннулирование соответствующих строк в
других кэшах.
I-state – строка отсутствуует в кэше, её чтение может привести к генерации цикла
заполнения строки. Запись в неё будет сквозной и выйдет на внешнюю шину.
Процессор имеет встроенный усовершенствованный блок вычисления с плавающей
точкой. Быстрые алгоритмы полностью переработанного со времён 487-сопроцессоров
FPU обеспечивают более чем десятикратное увеличение скорости при работе с
основными операциями, включающими ADD, MUL, LOAD и т.п. по сравнению с 487.
Конвейерная организация позволяет обрабатывать две целочисленные операции и одну
(а при определённых условиях и две) операцию с плавающей точкой за такт.
Применена технология динамического предсказания ветвлений, для этого введены два
буфера предвыборки.
Введена возможность оперирования страницами размером 4 Мб в режиме страничной
переадресации.
Введено расширение архитектуры (относительно базовой архитектуры 32-х разрядных
МП) – добавлены новые регистры и команды. Сюда входит, например, инструкция
CPUID, позволяющая в любой момент времени получить сведения о классе, модели и
архитектурных особенностях данного ЦП. К расширению также относятся и регистры,
специфические для модели, их можно разделить на 3 группы:
тестовые регистры TR1...TR12. Они позволяют управлять большинством