Реферат: Проектирование ЦСК типа STX-1

Следовательно, необходим один блок CDLU.

На банном стативе размещается также блок пространственной коммутации, построенный с использованием ТЭЗов типа WSA 01, WSA 02, WSA 03.

Каждый WSA 01, представляющий собой коммутационную матрицу 16 х 16, связан с восьмью WSA 02. WSA 03 принимает сигналы управления коммутационным полем из SSDC.

Один ТЭЗ WSA 01 устанавливают при наличии до шестнадцати блоков подсистемы SS. В данном случае достаточно одного ТЭЗа WSA 01, так как на проектируемой АТС всего два блока SS (один - типа SS-S и один - типа SS-T).

Один ТЭЗ WSA 02 обрабатывает два тракта по 1024 канала, то есть всего 2048 каналов.

Определим количество каналов от блока SS-00 по формуле:

Vкан.SS = N ан.лин / 8, (24)

где Nан.лин — количество линий блоков подсистем SS-00.

Vкан. SS-00 = 8192 / 8 = 1024 кан

С учетом того, что одна плата WSA 02 обрабатывает 2048кан., необходима одна плата WSA 02.

Блок SS-T не производит концентрации. Согласно расчетов в таблице 5 блок SS-T обслуживает 24 тракт, то есть 24 х 30 = 720 каналов. Следовательно необходима еще одна плата WSA 02. Таким образом, на проектируемой АТС для обслуживания блоков SS-00, SS-T необходимы две платы WSA 02.

С учетом резервирования коммутационной матрицы, необходимо всего два ТЭЗа типа WSA 01, четыре ТЭЗа типа WSA 02, два ТЭЗа типа WSA 03.

На стативе NESC размещается оборудование сетевой синхронизации с тройной избыточностью, предназначенное для синхронизации базовой тактовой частоты системы с эталонной тактовой частотой цифровой сети, а также генерации и распределения синхронной тактовой частоты для эталонного генератора и др.

Блок сетевой синхронизации размещается в двух кассетах.

На данном стативе размещены также:

— NSDC - контроллер устройства (блока) синхронизации;

— CLDC - контроллер блока канала передачи данных;

— SSDC - контроллер пространственного коммутатора;

— HLDC - контроллер устройства сопряжения канала.

Контроллеры размещаются в одной кассете.

На стативе IPCC размещается оборудование межпроцессорных связей, в котором используются следующие устройства:

— РСА 81 - ведущий блок, содержащий узел межпроцессорной связи.

Плата имеет половину размера обычной платы. Тринадцать плат располагаются в кассетах двумя рядами; количество плат РСА 81 определяется количеством процессоров на данной АТС по формуле:

Vпр = VпрSS-S + VпрSS-Т + VпрIS + VпрCS , (26)

где Vпр SS-S …CS — количество процессоров для соответствующих подсистем.

Vпр = 2 + 1 + 2 + 2 = 7 пр

Следовательно, количество плат межпроцессорной связи равно четырнадцати (с учетом резервирования процессоров).

Кроме того необходима одна общая плата РСА 81 (интерфейс) между платами РСА 13 и РСА 02.

— РСА 13 - комплект процессоров техобслуживания межпроцессорной связи;

— РСА 02 - устройство обработки аварийных сигналов от CIYU и другие функции контроля. Плата дублируется.

В данном проекте не предусматривается проектирование выносных блоков RS. Однако с учетом перспективы развития ГТС, рассмотрим оборудование статива HRCC, предназначенного для взаимодействия с выносными блоками RS.

К-во Просмотров: 975
Бесплатно скачать Реферат: Проектирование ЦСК типа STX-1