Реферат: Разработка МПС на базе КР580

D2 Q2

D3 Q3

D4 Q4

D5 Q5

D6 Q6

D7 Q7


OE

STB

Рисунок B

Так как выходы микропроцессора могут быть нагружены только на 1 ТТЛ-вход, то для согласования шин микропроцессора с памятью и внешними устройствами необходимы шинные формирователи.В этой МПС в качестве шинного формирователя шины адреса используются буферные регистры КР580ИР82. Шина адреса имеет 16 разрядов, итак как этот регистр имеет 8 разрядов, для построения буфера потребуется 2 микросхемы. Одна микросхема формирует буфер для разрядов шины адреса А0 - А7, а другая — А8 - А9. Для записи в регистр информации необходимо подать логическую единицу на вход строба записи STB. Чтобы этот регистр постоянно передавал данные с выходной шшины микропроцессора на внешнюю шину на вход STB необходимо постоянно подавать высокий уровень. С этой целью вход STB подключается к +5В.

Условное графическое обозначение показано на Рисунок B.

Назначение выводов БИС КР580ИР82

Сигнал Назначение
D0 - D7 Информационные входы. Подключаются к выходам микропроцессора А0-А7 для первой БИС и А8-А9 — для второй БИС.
Q0 - Q7 Информационные выходы. Подключаются соответствующим разрядам внешней шины.
OE Входной сигнал “Разрешение выхода”. Если OE=0, то информационные выходы переключаются в высокоимпедансное состояние.
STB Входной сигнал “Строб записи”. Если STB=1, то в регистр записываются данные с информационных входов D0 - D7.

КР580ВК28


BUSEN DB0

DB1

D0 DB2

D1 DB3

D2 DB4

D3 DB5

D4 DB6

D5 DB7

D6

D7 INTA

IOR

WR IOW

DBIN MEMR

HLDA MEMW

STSTB

РисунокC

Шина данных имеет 8 разрядов с двунаправленной передачей информации. Для построения буфера достаточно одной микросхемы шинного формирователя, включенной по схеме с управляемой двунаправленной передачей информациии. Управление направлением передачи осуществляется с помощью сигнал DBIN, формируемого микропроцессором. Формирователь шины данных реализован на БИС КР580ВК28, кроме того эта БИС включает в себя системный контроллер. Выдаваемая из микропроцессора информация о состоянии микропроцессора поступает на вход этой БИС и при поступлении сигнала STSTB фиксируется в специальном внутреннем регистре состояния, где она хранится до наступления следующего цикла. Используя содержимое регистра состояния и управляющие сигналы с выхода микропроцессора DBIN, WR, HLDA БИС формирует системный управляющие сигналы INTA, IOR, IOW, MEMR, MEMW.

Назначение выводов БИС КР580ВК28

Сигнал Назначение
D0 - D7 Информационные входы/выходы шинного формирователя
DB0 - DB7 Информационные входы/выходы шинного формирователя
BUSEN Если BUSEN=0, то информационные входы/выход переходят в третье состояние.
WR Входной сигнал “Запись”
DBIN Входной сигнал “Приём”
HLDA Входной сигнал “Подтверждение захвата шин”
STSTB Входной сигнал “Строб записи слова состояния”
INTA Выходной сигнал “Подтверждение прерывания”
IOR Выходной сигнал “Чтение УВВ”
IOW Выходной сигнал “Запись в УВВ”
MEMR Выходной сигнал “Чтение памяти”
MEMW Выходной сигнал “Запись в память”

КР580ГФ24


X1 Ф1

К-во Просмотров: 2602
Бесплатно скачать Реферат: Разработка МПС на базе КР580