Реферат: Разработка МПС на базе КР580

WR/RD

Рисунок E

КМ132РУ8А


0

1 RAM DI/DO

2 11

3 12

4 13

5 14

6

7

8

9


CS

WR/RD

Рисунок F

Данная МПС содержит ОЗУ объёмом 2КБ и ПЗУ 2КБ. Причём 1КБ ПЗУ используется под дешифратор адреса для УВВ. Используется страничный метод организации памяти. ОЗУ использует страницы 30 и 41, ПЗУ выполнено на БИС КА573РФ1 с организацией 1К*8, а ОЗУ — на БИС КМ132РУ8А с организацией 1К*4. Условное обозначение БИС КА573РФ1 и КМ132РУ8А показано на Рисунок E и Рисунок F соответственно.

Назначение выводов БИС КА573РФ1

Сигнал Назначение
A0 - A9 Адресные входы
DI0/DO0 - DI7/DO7 Информационные выходы
CS Выбор микросхемы
WR/RD Входной сигнал “Запись/чтение”. Если WR/RD=1, то чтение, если WR/RD=0, то запись.

Назначение выводов БИС КМ132РУ8А

Сигнал Назначение
0 - 9 Адресные входы
DI11/DO11 - DI14/DO14 Информационные входы/выходы
CS Выбор микросхемы
WR/RD Входной сигнал “Запись/чтение”. Если WR/RD=1, то чтение, если WR/RD=0, то запись.

1). Выбор дешифратора страниц: NвыхDC =Nстр = Vmax =216 =65536 байт; VmaxБИС =210 =1024 байта; Nстр ==64 страницы; NвыхDC =64.

2). Организация входов дешифратора:

NвхDC =nШАОЗУ -nШАБИС =16-10=6 входов.

А15 А14 А13 А12 А11 А10 А9 А8 А7 А6 А5 А4 А3 А2 А1 А0

входы дешифратора А9 А8 А7 А6 А5 А4 А3 А2 А1 А0

адресация ячейки памяти на странице

3). Организация ОЗУ на странице: NБИС = ; mОЗУ =8 бит;

К155ИД7

D 0

0 DC 1

1 2

2 3

4

К-во Просмотров: 2502
Бесплатно скачать Реферат: Разработка МПС на базе КР580