Курсовая работа: Компютерна схемотехніка 2

Використовуючи трьохвходові елементи у вихідному каскаді можна реалізувати одночасно синхронний RS-тригер з прямою логікою роботи та асинхронний з інверсною логікою.

В такій схемі вищою пріоритетністю володіють інверсні входи керування, що знаходяться у вихідному каскаді. Подання логічної одиниці на вхід синхронізації С переводить схему в асинхронний режим роботи.

6. D- і Т-тригери. Їх таблиці істинності, вихідні функції і структура. Двоступеневі тригери

D -тригер

D-тригер містить інформаційний D-вхід та вхід синхронізації. Його зручно синтезувати з допомогою синхронного RS-тригера, якщо інформаційний сигнал D подати на вхід S, а на R-вхід подати його інверсію.

Алгоритм роботи схеми описується логічним твердженням: вихідний сигнал Q повторюватиме інформаційний сигнал D, але тільки при наявності сигналу синхронізації С.

Затримка сигналу на виході на інтервал часу Δt визначається зсувом фаз подання сигналів D та С.

Потенційна діаграма роботи зображена на малюнку.

Часто використовують RS та D-тригер розміщені в одному корпусі.

Якщо на вхідний каскад додатково ввімкнути вхід V, використовуючи трьохвходові кон’юнктори із запереченням, то реалізується VD-тригер.

Сигнал V забезпечує блокування вихідного сигналу аналогічно до сигналу синхронізації С і приводить до зміни функціональної залежності.

Т-тригер


Реалізується найпростіше на основі інформаційного або RS-тригера з синхронізуючим входом, якщо в D-тригері інверсний сигнал з виходу подати на вхід або в RS-тригері реалізувати потрійний зворотній зв'язок.

Логіка роботи Т-тригера: вихідний сигнал Q змінює свій стан на протилежний за кожний вхідний тактовий імпульс Т. Таким чином реалізується поділ тактової частоти двічі.

Реальні схеми Т-трігерів в найпростішому вигляді є непрацездатними. Це обумовлено суміщенням функцій комутації та зберігання даних фактично в одній точці схеми (Т – закорочення виходу і входу). Розв’язують цю суперечність, використовуючи додаткові затримки в колах зворотного зв’язку або двоступеневі тригери.

7. Паралельні регістри та регістри зсуву. Їх структурні схеми, класифікація, різновидності, функціонування

Регістрами називають послідовні цифрові автомати, призначені для запису, зберігання та відтворення багато розрядних двійкових кодів. Використовуються в цифрових ЕОМ для зберігання та відтворення багато розрядних двійкових кодів, а також для зберігання тимчасових значень операндів, непрямих адресних звертань та ін.

Класифікують їх за:

1. методом запису інформації:

- послідовні

- паралельні

- універсальні

К-во Просмотров: 439
Бесплатно скачать Курсовая работа: Компютерна схемотехніка 2