Курсовая работа: Расчет буквенно-цифрового дисплея
младшие разряды адреса поступают от счетчика знаков маркера (регенерации);
старшие разряды адреса поступают от счетчика текстовых строк маркера (регенерации).
– количество младших разрядов адреса
– количество старших разрядов адреса.
минимальное число адресных разрядов К=12.
Расчет числа ячеек памяти БЗУ
Количество ячеек памяти определяется по следующей формуле:
Следовательно:
бит
Определим требуемое быстродействие БИС ОЗУ относительно адреса:
.
Выбираем БИC ОЗУ:
По быстродействию, информационной ёмкости, и организации подходит микросхема ОЗУ КР537РУ16А, имеющая информационную емкость СБИС = 8к´8, NБИС =8k, nБИС =8. Такая организация обеспечивает минимальное число интегральных схем в модуле при минимальной избыточности. Особенностью этой микросхемы является двунаправленный вход-выход с тремя устойчивыми состояниями
Справочные данные микросхемы: | |
Входной ток логического нуля IIDL | не менее 0,4 мА |
Входной ток логической единицы IIDH | не более 0,04 мА |
Входная емкость по информационному входу БИС CID | не более 4 пФ |
Время выборки адреса tBA | не более 60 нс |
Потребляемая мощность | 880 мВт |
Рассчитываем число БИС ОЗУ в ряду матрицы, необходимое для получения двенадцати разрядного информационного слова:
.
Определим число рядов матрицы:
.
Общее число БИС ОЗУ:
.
Такое количество БИС ОЗУ обеспечивает объем памяти
СБЗУ =8к x16 бит.
Полученная избыточность определяется тем, что NЗУ в данном случае не кратно NБИС .
Определяем токовую IDL и IDH и емкостные Cd нагрузки для схем ввода информации в ОЗУ по формулам (mc = 1– число рядов матрицы , p = 2 – общее число микросхем):