Реферат: Курсова по автоматической коммутации

Если на станции не более 12 групп оконечных устройств звена сигнализации SILTG, то используется один статив R:CCNP/SILTD.

3.6. Расчет объема оборудования координационного процессора СР113.

При проектировании системы EWSD определяется объем следующего оборудования координационного процессора:

· Число процессоров обработки вызовов САР;

· Объем общей памяти CMY;

· Число процессоров ввода-вывода IOP;

· Число управления вводом выводом IOC.

При нормальном режиме работы координационного процессора СР113 основной процессор ВАРм выполняет функции техобслуживания и функции обработки вызовов, процессор ВАРs – занимается только обслуживанием вызовов. Если величина поступающей нагрузки на станцию превышает некоторую заданную величину, то в конфигурацию СР113 кроме основных процессоров BAPм и BAPs включаются процессоры обработки вызовов САР.

Для определения необходимой конфигурации координационного процессора СРР113 необходимо знать общее количество вызовов, поступающих на станцию в ЧНН.

Количество вызовов, поступающих на станцию в ЧНН, равно:

N ЧНН = Y РАТС1 • 3600/t + Y СЛ ВХ • 3600/t СЛ + Y ЗСЛ • 3600/t ЗСЛ ;

N ЧНН = 1000 • 3600/72 + 730 • 3600/60+ 384 • 3600/150 ≈ 103016.

Где Y РАТС1 – нагрузка, поступающая по абонентским линиям, t = 72 с – средняя длительность занятия при местном соединении, Y СЛ ВХ – нагрузка, поступающая по соединительным линиям, t СЛ = 60 с – средняя длительность занятия соединительной линии, Y ЗСЛ – междугородная телефонная нагрузка по ЗСЛ от абонентов всех РАТС к АМТС, t ЗСЛ = 150 с – средняя длительность соединения по ЗСЛ.

Из полученных данных следует, что для обслуживания входящих вызовов достаточно двух процессоров ВАРм и BAPs, т.к. они могут обслужить до 119000 вызовов в ЧНН.

Расчет емкости общей памяти CMY координационного процессора производится на основании табличных данных и равно 128 Мбайтам, т.к. количество LTG на станции EWSD1 равно 47.

Число процессоров ввода-вывода IOP:MB для центрального генератора тактовой частоты IOP:MB(CCG) и системной панели IOP:MB(SYP) всегда равно двум (для обеспечения надежности), остальные процессоры IOP:MB рассчитываются в зависимости от емкости станции.

Число процессоров ввода-вывода для группы буферов сообщений IOP:MBU(MBG) рассчитывается по формуле:

NIOP:MBU(MBG) = ∑NMBG ;

NIOP:MBU(MBG) = 2/4 ≈ 1.

Где ∑NMBG – общее количество групп буферов сообщений MBG с учетом дублирования.

Число процессоров ввода-вывода для устройства управления системой сигнализации ОКС-7 IOP:MBU(CCNC) рассчитывается по формуле:

NIOP:MBU(CCNC) = 2 • NCCNC ;

NIOP:MBU(CCNC) = 2 • 1 = 2.

Где NCCNC - число блоков CCNC на станции.

Расчет числа устройств управления вводом-выводом IOC проводится исходя из следующих условий:

Одно устройство управления вводом-выводом IOC позволяет включить до 16 процессоров ввода-вывода IOP, из соображений надежности устройства управления дублируются (IOC0 и IOC1).

Координационный процессор минимальной производительности (без процессоров обработки вызовов САР) занимает два статива: один для процессоров ВАР и общей памяти CMY (R:CP113A), другой статив (R:DEVD) – для процессоров ввода-вывода и устройств машинной периферии.


4. Токораспределительная сеть.

Для подведения энергии от опорного источника к питаемым устройствам на АТС строится токораспределительная сеть (ТРС), которая должна быть высоконадежной и безопасной. Наряду с созданием ТРС на АТС создается система заземлений для однопроводных систем межстанционной сигнализации.

К-во Просмотров: 1003
Бесплатно скачать Реферат: Курсова по автоматической коммутации