Реферат: Разработка блока динамического ОЗУ с мультиплексором кода адреса

Вход выбора S2

E.1

16 Питание

UCC


Условное графическое обозначение ИС КП555КП2 (рис а) и функциональная схема одного элемента (рис б).


(а)



(б)


3.2.Организация работы микросхемы К555КП2.

Мультиплексор К555КП2- это два мультиплексора 14 с общим дешефратором адреса канала и входами выбора (стробирующими входами) одного из мультиплексоров Е.0 и E.1.

Инверторы на входах Е.0 и Е.1 предназначены для развязки внутренних цепей от входных шин и обеспечивают помехоустойчивость схемы по входу.

Запрещена передача информации через мультиплексор, когда он находится в невыбранном состоянии (при этом выход находится в состоянии низкого уровня). Каждый из мультиплексоров имеет по четыре информационных входа и свои стробирующие входы Е.0 и Е1. Два аресных входа SED1 и SED2 управляют одновременно двумя мультиплексорами.

Код, который набран на адресных входах SED1 и SED2, разрешает работу только одного из информационных входов каждого мультиплексора. Сигнал с выбранного информационного входа появляется на выходе только при наличии на стробирующем входе Е низкого уровня.

Первая ступень мультиплексора выполнена на инверторах, вторая на логических элементах И-ИЛИ (без инверсии), использует стробирующие свойства функции И аргументов канала информации и адреса.

ИС К555КП2 включает входы управления с передачи при низком уровне напряжения на входе и с запретом передачи при высоком уровне напряжения на входе.


3.3.Характеристики микросхемы К555КП2


IВХ низкого уровня -0.4мА

IВХ высокого уровня 0.04мА

IВЫХ низкого уровня 4мА

IВЫХ высокого уровня -0.4 мА


UВХ МАХ 5.5В

UВХ MIN –0.4B

UВХ низкого уровня 0.4В

UВХ высокого уровня 2.5В


Нагрузочная способность 10

Время задержки распространения сигнала:

при включении 20нс (СН=15пФ)

при выключении 20нс (СН=15Пф)


Средний ток потребления не более 3мА

К-во Просмотров: 634
Бесплатно скачать Реферат: Разработка блока динамического ОЗУ с мультиплексором кода адреса