Курсовая работа: Разработка цифрового фазового корректора
11 – выход подтверждения прерывания ;
12 – 19 – мультиплексная шина адреса / данных ;
20 – общий ;
21 – 28 – выходы адресной шины ;
29 , 33 , 34 – выходы типа машинного цикла ;
30 – выход разрешения фиксации адреса: сигнал появляется в течение такта каждого машинного цикла и разрешает запись адреса во внешний регистр адреса ;
31 – выход управления записью ;
32 – выход управления чтением ;
35 – вход готовности пересылать или получать информацию ;
36 – вход приёма сигнала сброса МП в начальное положение ;
37 – выход импульсов синхронизации ;
38 – выход подтверждения захвата шин адреса и данных ;
39 – вход запроса захвата адресной шины и шины данных внешним модулем ;
40 – питание (5В) .
КР1821РФ55 :
1 , 2 – вход выбора кристалла ;
3 – вход синхронизации ;
4 – вход сброса ( все линии обоих портов настраиваются на ввод ) ;
6 – выход запроса состсяния ожидания МП ;
7 – вход выбора портов или памяти ;
8 – вход управления чтением из портов (А или В) ;
9 - вход управления чтением из ПЗУ ;
10 – вход управления записью в портоы (А или В) ;
11 - вход разрешения фиксации адреса, поступающего по шине AD0 – AD7(выводы 12 – 19) во внутренний регистр адреса.
12 – 19 – мультиплексная шина адреса / данных ;
20 – общий ;
21 – 23 – вход адреса (три старших разряда) ;
24 – 31 - двунаправленная шина данных порта А ;
32 – 39 - двунаправленная шина данных порта В ;