Курсовая работа: Разработка функциональной цифровой ячейки от функциональной логической схемы проектируемого узла до печатной платы узла
1. Задание на курсовую работу
Простановка номеров цепей в соответствие с техническим заданием
Первым этапом работы является простановка номеров цепей на принципиальной схеме в соответствие с техническим заданием. В нашем случае цепи представляют собой выводы, соединенные с общей шиной, которая, в свою очередь соединена с разъемом. Всего на схеме 18 элементов. В соответствие с техническим заданием они представляют собой 6 отдельных микросхем К155ЛА4 в корпусе DIP 14 по 3 «ЗИ-НЕ» (3 секции) с 4 выводами (3 входа и один инверсный выход). Поэтому был создан элемент: символ элемента в Symbol Editor, посадочное место и тип корпуса элемента (в Pattern Editor), затем символ и посадочное место были объединены в компонент и сохранены в библиотеке с помощью Library Executive [1, 2]. В редакторе Schematic работают с принципиальной схемой. Вместо компонента на шаблоне ставится созданный элемент. Используется Place Port. Стирают цепи и номера цепей, затем элемент соединяется проводом с шиной посредством Place Wire. Затемназначаетсяномерновыхцепей (Place Wire+ Port Properties/Net Name). Номера цепей, подходящих к разъему, назначаются произвольно (из списка номеров в техническом задании). Результатом является исходная функционально-логическая схема проектируемого узла (задание на курсовой проект).
2. Компоновки логических элементов в корпуса
Компоновка типовых элементов конструкции
Компоновка – первый этап конструкторского синтеза, при котором определяется однозначное соответствие между функционально-логическим, схемотехническим и конструкторским делением проектируемого устройства. Предполагается, что конструкция разбивается на унифицированные и неунифицированные элементы нескольких уровней конструкторской иерархии.
На этапе компоновки могут решаться задачи типизации, покрытия и разрезания.
Типизация – это процедура выделения в схеме частей, повторяющих друг друга, при этом число типов может быть задано, либо определяться в процессе типизации.
Покрытие – это определение минимального числа корпусов, покрывающих логические элементы принципиальной схемы, то есть задача покрытия решается на этапе перехода от логической схемы к электрической.
Разрезание – это разбиение общей схемы на части, число которых либо задано, либо определяется в процессе разрезания, при этом стремятся обеспечить минимум суммы межблочных связей.
В курсовой работе решается задача разрезания заданной схемы устройства на подсхемы с целью определения принадлежности логических элементов отдельным микросхемам.
Алгоритм разрезания схемы состоит из двух этапов:
– предварительное разрезание (быстрое получение результата)
– окончательная компоновка (улучшение результата итерационным методом).
Последовательный алгоритм предварительной компоновки:
1. Построение матрицы смежности взвешенного графа схемы А.
2. Для каждого элемента рассчитывается его суммарная тяга к остальным элементам.
3. Выбирается элемент, имеющий максимальную локальную степень.
4. Выбранный элемент помечается меткой т. Вначале выполнения алгоритма m=0.
5. Выбираются все элементы, связанные с выбранными ранее, но непомеченные метками.
6. Увеличивается метка m=m+l. Помечаются выбранные в блоке 5 элементы метками т.
7. Выполняются блоки 5, 6, 7 пока не будут помечены все элементы.
8. Выбирается очередной модуль верхнего уровня М j для компоновки.
9. Компонуются в Mj элементы с младшими метками, не вошедшие в компоновку ранее.
10. Компоновка в Mj заканчивается, когда модуль полностью заполнен.
11. Продолжается выполнение блоков 8–11, пока не будут заполнены все модули или пока не будет исчерпан список элементов.
12. Выход из алгоритма.
Итерационный алгоритм улучшения компоновки:
Процесс оптимизации выполняется путем последовательной перестановки элементов из разных модулей.
--> ЧИТАТЬ ПОЛНОСТЬЮ <--